To see the desired glossary, please select the language and then the field of expertise.

    Home Compare [close]
    • Japanese
      • Electronics / Elect Eng
        • Search
          • Term
            • プルダウン抵抗
          • Additional fields of expertise
          • Definition(s)
            • 回路を、抵抗を挿んでグランドライン(GND)に接続すること。このときの抵抗器をプルダウン抵抗という。その目的は主として、そのラインに何も接続されていない状態になった時に、そのラインの電位を「Lレベル」に固定することにある。 プルダウン - 通信用語の基礎� - by Yasutomo Kanazawa
          • Example sentence(s)
            • 同様にプルダウン抵抗(プルダウンていこう、英: pull-down resistor)は、入力がないときに入力配線を0Vにしておくのに使う。プルダウン抵抗はプルアップ抵抗ほどには使われていない。プルダウン抵抗は、入力電圧が制御されているためCMOS論理ゲートで使っても安全である。TTL論理の入力は何も接続されていない場合は自然に "high" になるため、プルダウン抵抗で "low" にするには抵抗値を小さくする必要がある。ただし、そうするとより多くの電力を消費する。そのため、TTL回路ではプルアップ抵抗の方が好まれる。 - Wikipedia by Yasutomo Kanazawa
            • もしも、Rが無かったらどうなるでしょうか? SWがOFFのとき、INは5VにもGNDにも接続されていなく、 HiだかLoだかそれこそはっきりしない宙ぶらりんな状態に なってしまいます。これではPICはONなのかOFFなのかわからず 誤作動してしまいます。GNDをはっきり認識させるためにも必ず取り付ける必要があります。 このように、GNDレベルの電位をはっきりさせるために取り付ける抵抗を、「プルダウン抵抗」 といいます。GNDに引き込む抵抗です。抵抗値は数mA流しておく程度の抵抗で大丈夫です。 抵抗値をあまり大きくすると無駄な電力を抑えられる反面、ノイズに弱くなります。 PICの場合の5Vなら1kΩ~4.7kΩ程度でしょう。このあたりを付ければ問題ないと思います。 - プルアップ、プルダウン by Yasutomo Kanazawa
            • Spartan3EのI/Oには、プルアップ抵抗やプルダウン抵抗が内蔵されています。 これらの抵抗はコンフィギュレーションした後はユーザが使用するか否かを設定できますが、コンフィギュレーション前ではどうなるのか調べてみました。 HSWAP_ENと内蔵プルアップ抵抗  Spartan3以降ではHSWAP_ENという端子があります。この端子をHにすると、コンフィギュレーション前にI/Oの内蔵プルアップ抵抗がOFFになり、各端子はハイインピーダンスになります。  ハイインピーダンスになった状態はMITOUJTAGを使えば、バウンダリスキャンで見ることができます。各ピンが入力状態のときには、自然にLが読み出されます。 - FPGAの端子に内蔵されたプルア by Yasutomo Kanazawa
          • Related KudoZ question
    Compare [close]
    • Chinese
      • Electronics / Elect Eng
        • Search
          • Term
            • 下拉电阻(器)
          • Additional fields of expertise
          • Definition(s)
            • 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,以提高输出的搞电平值。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 eet-cn - by Hu Xiufen
          • Example sentence(s)
            • 正确的选择方法是: 先了解需要上拉或下拉的元器件端口需要的上拉或下拉电流, 然后参考系统的供电电压, 计算上拉或下拉电阻, 确保上拉或下拉电阻能够提供所需要的电流,基本上,100K作为普通的数字端口的上拉或下拉电阻是一个比较常用的值。 - eet-cn by Hu Xiufen
          • Related KudoZ question
  • Compare this term in: German, English, Spanish, Persian (Farsi), Finnish, French, Hungarian, Italian, Portuguese, Romanian, Russian, Slovak

The glossary compiled from Glossary-building KudoZ is made available openly under the Creative Commons "By" license (v3.0). By submitting this form, you agree to make your contribution available to others under the terms of that license.

Creative Commons License